Share
Institution: CNRS, France
França
Retrieved : 2021-01-14 Expired
Description :

Description principale de l'offre d'emploi :
- Participer à la définition du cahier des charges et de la testabilité des microcircuits ASIC (Application-specific integrated circuit) en collaboration avec les autres concepteurs et les physiciens du projet.
- Développer et optimiser l'implémentation logique et physique de modules numériques des ASIC
Partie "Front End" :
 Définir l'architecture et effectuer une description à l'aide de langage haut niveau (VHDL / Verilog / SystemVerilog) de modules (séquenceur, multiplexeur, ...).
 Définir et intégrer des fonctions de testabilité du circuit.
 Réaliser des bancs de test afin de valider par des simulations fonctionnelles.
Partie "Back End" :
 Réaliser l'implémentation physique des modules numériques.
 Réaliser, à l'aide d'un synthétiseur logique, la traduction de code en portes logiques fournies par le fondeur de silicium.
 Effectuer le placement et le routage de schéma, tout en veillant au respect des règles de fabrication des dessins des masques, des contraintes de conception lié au flot de conception numérique, des contraintes de temps de propagation, surface et puissance alloués pour le bloc, diaphonie, …).

- Préparer et mettre en œuvre les systèmes de test des microcircuits conçus.
- Rédiger les documentations techniques et rapports d'analyse des circuits.
- Présenter les résultats et bilans des travaux en réunions de groupe.
- Contribuer à la diffusion de la technologie de nos capteurs au travers de publications et présentations.
https://emploi.cnrs.fr/Offres/CDD/UMR7178-REGSOM-071/Default.aspx





Disclaimer : Temos como objectivo proporcionar informações precisas e confiáveis sobre os próximos eventos, mas não podemos aceitar a responsabilidade para o texto de anúncios ou boa-fé dos organizadores do evento. Por favor, não hesite em contactar-nos se você observar informações incorretas ou enganosas e vamos tentar corrigi-lo.